试用3线一8线译码器实现一个可控制加、减运算的电路,具体控制是:X=0时,进行二进制加法运算;X=1时,进行减法运算,画出电路图。

admin2017-11-01  32

问题 试用3线一8线译码器实现一个可控制加、减运算的电路,具体控制是:X=0时,进行二进制加法运算;X=1时,进行减法运算,画出电路图。

选项

答案由题知,X为控制信号,当X=0时,进行二进制加法运算,Ai为被加数,Bi为加数,Ci-1为低位的进位;Si为全加器的和,Ci为本位向高位进位。当X=1时,进行减法运算,Ai为被减数,Bi为减数,Ci-1为低位的借位;Si为全加器的差,Ci为本位向高位借位。它的逻辑函数表达式为: [*] 用译码器实现,写出它的最小项表达式: Si(Di)=∑m(1,2,4,7,9,10,12,15) Ci=∑m(3,5,6,7,9,10,11,15) 其中Si(Di),Ci用两片3:8译码器扩展成4:16译码器实现,电路图如图4—4所示。 [*]

解析
转载请注明原文地址:https://kaotiyun.com/show/3Ekx777K
0

最新回复(0)