某容量为256MB的存储器由若干16M×8bitDRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是( )。

admin2017-11-20  50

问题 某容量为256MB的存储器由若干16M×8bitDRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是(    )。

选项 A、20
B、24
C、32
D、36

答案A

解析 很多不了解DRAM引脚结构的同学很可能会得出24+8=32的结果,其实这是不正确的,在《高分笔记》当中讲过半导体存储芯片的译码驱动方式,其中介绍了重合法,将存储单元分成行和列,然后分别通过行地址线和列地址线来确定行列地址从而确定一个单元,这里DRAM采用引脚复用,将行地址线和列地址线合用作一组,只不过在译码时,需要发送两次地址信号(相当于一次行地址,一次列地址),从而减少了DRAM的引脚总数,便于设计DRAM:因此这里地址空间是16M,需要24个地址位来标识,分为两次发送,则地址引脚数为12,故地址引脚和数据引脚总数为12+8=20。
转载请注明原文地址:https://kaotiyun.com/show/ljRi777K
0

最新回复(0)